应用与设计

用于实现最低失真和噪声的功耗优化的 16 位 1MSPS 数据采集模块参考设计

此 TI 验证设计实现了高精度 16 位 1MSPS 数据采集系统,适用于需要前端具有超低失真和超低噪声的数字音频等应用。该电路采用高性能逐次逼近型寄存器模数转换器 (SAR ADC) 并经过优化,从而提供出色的动态性能并避免过多功耗。
详情介绍
验证设计包含原理、组件选择、TINA-TI 仿真、Altium 原理图、PCB 布局和测量结果 16 位 SAR ADC,具有 1MSPS 的采样率和 4.096V 的满量程输入范围 (FSR) 针对交流性能进行优化: -110dB 测量 THD 91.6dB 测量 SNR 小于 ±0.5LSB INL -110dB 测量 THD 91.6dB 测量 SNR 小于 ±0.5LSB INL
参考应用