应用与设计

GSPS ADC 的最理想时钟源参考设计

ADC12D1600RFRB 参考设计提供了展示高速数字转换器应用(其中整合了时钟、电源管理和信号处理)的平台。此参考设计利用 1.6 GSPS ADC12D1600RF 器件、板载 FPGA Xilinx Virtex 4 和高性能时钟合成器 LMX2531 来满足 9 位 ENOB 高速数字转换器的系统要求。
详情介绍
2 个 GSPS 模数转换通道 大于 9 位 ENOB 超宽输入频率范围 面向测试和测量系统的低成本双通道高速数字转换器原型