应用与设计

具有信号路径延迟补偿的 SPI 主控协议参考设计

借助工业通信子系统内的可编程实时单元 (PRU-ICSS),客户可支持实时关键应用而无需使用 FPGA、CPLD 或 ASIC。 此 TI 设计介绍了如何在 PRU-ICSS 上实现带信号路径延迟补偿的 SPI 主协议。它支持 SPI 时钟频率高达 16.7MHz 的 ADS8688 的 32 位通信协议。
详情介绍
带可调节信号路径延迟补偿的 SPI 主协议(无需借助外部硬件来实现信号路径延迟补偿) 高达 16.7MHz 的 SPI 时钟 支持 ADS8688 SPI 通信协议 自动测量已知从站响应的信号路径延迟 该 PRU-ICSS 固件已通过 TIDA00164(ADS8688 和 ISO7141CC)验证且包含固件源代码、实施说明和入门说明。